您現在的位置是:首頁 > 單機遊戲首頁單機遊戲

數字邏輯電路之邏輯閘或邏輯

簡介當輸入為I1、I0,輸出為Y即:Y=I1+I0當然與門也可以用其分立元件進行組成,如圖所示:包括二極體實現、開關實現、CMOS邏輯實現等,透過將多個或門級聯也可以實現多輸入的或門那麼以二極體組成的分離元件或門為例來分析一下:如圖,這裡取Vs

或門什麼意思

上篇文章我們講解了

與邏輯

緩衝器和非門只差一個圈嗎?

而與之對應的就是或邏輯

,在數位電路中與、或、非為三大基礎邏輯閘電路,其後續的與非、或非、同或、異或,都是建立在基礎邏輯閘電路的基礎上邊。

那麼我們繼續來聊基礎邏輯閘—或門。

或門

在數位電路中乃至計算機運算中的邏輯關係為加邏輯,也叫作或邏輯。

而或門(or gate)也可以稱為OR門,其是具有兩個以上輸入端與一個輸出端的邏輯閘。

其符號如圖所示:

數字邏輯電路之邏輯閘或邏輯

形狀特徵型符號(ANSI/IEEEStd 91-1984)、IEC矩形國標符號(IEC 60617-12)和DIN符號(DIN 40700)

其邏輯關係為:

當所有輸入端是0時,輸出為0

當有任何輸入端是1時,輸出為1

在這裡要說一下,關於真假的問題,在數位電路中如果沒有特別的定義,一般以1為真,0為假。

什麼意思呢?就是以1代表有效,0代表無效。

其邏輯真值表:

數字邏輯電路之邏輯閘或邏輯

其關係為:有一為一、全一為零

那麼或門的運算式,是什麼樣的?

當輸入為I1、I0,輸出為Y

即:Y=I1+I0

當然與門也可以用其分立元件進行組成,如圖所示:

包括二極體實現、開關實現、CMOS邏輯實現等,透過將多個或門級聯也可以實現多輸入的或門

數字邏輯電路之邏輯閘或邏輯

那麼以二極體組成的分離元件或門為例來分析一下:

如圖,這裡取Vss = 0v,不取-10v

1

、當Ua=Ub=0v時,D1,D2都截至,那麼y點為0v。

2

、當Ua=3v,Ub=0v時,此時D1導通,Uy=3-0。7=2。3v,D2則截至

同理Ua=0v,Ub=3v時,D2導通,D1截至,Uy=2。3v。

3

、當Ua=Ub=3v時,此時D1,D2都導通,Uy=3-0。7=2。3v。

或門可以透過不同的方法實現,包括二極體實現、開關實現、CMOS邏輯實現等,透過將多個或門級聯也可以實現多輸入的或門。

或門波形圖:

數字邏輯電路之邏輯閘或邏輯

這就是三大邏輯閘中,或邏輯的基本介紹。

同樣的或門也有整合晶片組成,當我們將COMS電路進行整合,然後將其塑封,那麼就成了整合數字邏輯晶片,以為例74ls系列為例進行講解

如圖所示:

其中以74LS10為例的話,如圖所示這是其晶片的封裝形式。

數字邏輯電路之邏輯閘或邏輯

內部電路如圖所示:

數字邏輯電路之邏輯閘或邏輯

這個或門晶片為3輸入晶片,可以看到其有3個輸入一個輸出,另外一般以數字邏輯晶片的話其電源與地的關係為,左上為電源,右下為地。這個在目前的邏輯晶片中是不會改變的。

這就是有關或門晶片的基本介紹,那麼具體的應用需要在我們數字邏輯電路才能展示出來。

|本文凡億教育原創技術文章,轉載請註明來源

Top