您現在的位置是:首頁 > 手機遊戲首頁手機遊戲

PCB設計之搞干擾問題措施

簡介PCB板中干擾的存在在實際研究中發現,PCB板的設計主要有四方面的干擾存在:電源噪聲、傳輸線干擾、耦合和電磁干擾(EMI)

如何消除天線效應

抗干擾問題是現代電路設計中一個很重要的環節,它直接反映了整個系統的效能和工作的可靠性。對PCB工程師來說,抗干擾設計是大家必須要掌握的重點和難點。

PCB設計之搞干擾問題措施

PCB板中干擾的存在

在實際研究中發現,PCB板的設計主要有四方面的干擾存在:電源噪聲、傳輸線干擾、耦合和電磁干擾(EMI)。

1、電源噪聲

高頻電路中,電源所帶有的噪聲對高頻訊號影響尤為明顯。因此,首先要求電源是低噪聲的。在這裡,乾淨的地和乾淨的電源同樣重要。

PCB設計之搞干擾問題措施

電源特性

2、傳輸線

在PCB中只可能出現兩種傳輸線:帶狀線和微波線,傳輸線最大的問題就是反射,反射會引發出很多問題,例如負載訊號將是原訊號與回波訊號的疊加,增加訊號分析的難度;反射會引起回波損耗(回損),其對訊號產生的影響與加性噪聲干擾產生的影響同樣嚴重。

3、耦合

干擾源產生的干擾訊號是透過一定的耦合通道對電控系統發生電磁干擾作用的。干擾的耦合方式無非是透過導線、空間、公共線等作用在電控系統上。分析下來主要有以下幾種:直接耦合、公共阻抗耦合、電容耦合、電磁感應耦合、輻射耦合等。

PCB設計之搞干擾問題措施

公共阻抗耦合

4、電磁干擾(EMI)

電磁干擾EMI有傳導干擾和輻射干擾兩種。傳導干擾是指透過導電介質把一個電網路上的訊號耦合(干擾)到另一個電網路。輻射干擾是指干擾源透過空間把其訊號耦合(干擾)到另一個電網路。在高速PCB及系統設計中,高頻訊號線、積體電路的引腳、各類接外掛等都可能成為具有天線特性的輻射干擾源,能發射電磁波並影響其他系統或本系統內其他子系統的正常工作。

PCB設計之搞干擾問題措施

PCB及電路抗干擾措施

印製電路板的抗干擾設計與具體電路有著密切的關係,接下來,我們僅就PCB抗干擾設計的幾項常用措施做一些說明。

1、電源線設計

根據印製線路板電流的大小,儘量加租電源線寬度,減少環路電阻。同時、使電源線、地線的走向和資料傳遞的方向一致,這樣有助於增強抗噪聲能力。

2、地線設計

地線設計的原則是:

(1)數字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應使它們儘量分開。低頻電路的地應儘量採用單點並聯接地,實際佈線有困難時可部分串聯後再並聯接地。高頻電路宜採用多點串聯接地,地線應短而租,高頻元件周圍儘量用柵格狀大面積地箔。

(2)接地線應儘量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪效能降低。因此應將接地線加粗,使它能透過三倍於印製板上的允許電流。如有可能,接地線應在2~3mm以上。

(3)接地線構成閉環路。只由數位電路組成的印製板,其接地電路布成團環路大多能提高抗噪聲能力。

3、退藕電容配置

PCB設計的常規做法之一是在印製板的各個關鍵部位配置適當的退藕電容。

退藕電容的一般配置原則是:

(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個積體電路晶片都應佈置一個0。01pF的瓷片電容,如遇印製板空隙不夠,可每4~8個晶片佈置一個1 ~ 10pF的但電容。

(3)對於抗噪能力弱、關斷時電源變化大的器件,如 RAM、ROM儲存器件,應在晶片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

4、PCB設計中消除電磁干擾的方法

(1)減小環路:每個環路都相當於一個天線,因此我們需要儘量減小環路的數量,環路的面積以及環路的天線效應。確保訊號在任意的兩點上只有唯一的一條迴路路徑,避免人為環路,儘量使用電源層。

(2)濾波:在電源線上和在訊號線上都可以採取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。

PCB設計之搞干擾問題措施

濾波器的型別

(3)遮蔽。

(4)儘量降低高頻器件的速度。

(5)增加PCB板的介電常數,可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,儘量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。

(文章來源於網路,如有侵權,請聯絡刪除)

Top